GPU需求火爆,台积电先进封装产能跟不上

2024-05-20
阅读量 1443

据台媒《工商时报》报道,全球四大CSP(云端服务供应商)微软、Google、亚马逊及META持续扩张AI建设,今年资本支出合计上看1700亿美元规模。法人指出,受惠AI芯片需求涌出,但在硅中介层的面积增加,12吋晶圆切出的数量减少,将使台积电旗下CoWoS(Chip on Wafer on Substrate)产能将持续供不应求。

图片
英伟达GPU占全球八成的市占率,研调机构指出,预估至2024年底,台积电CoWoS月产能上看4万片左右,明年底再翻倍;不过,随着英伟达发布B100和B200,单一芯片所使用中介层面积将较原本更大,代表从12吋晶圆上可获得的中介层数量将进一步减少,CoWoS产能依旧紧追GPU需求。
半导体业者指出,从2011年以来CoWoS迭代透露端倪,每一代的硅中介层持续成长,随着中介层面积的增加,可以从12吋晶圆获得的中介层数量减少;此外,安装的HBM数量以倍数在增加,并且HBM标准也持续提升。相关业者透露,该数量仅是将12吋晶圆的面积除以中介层的面积所得到的值,因此实际数量要更少。
另外,在CoWoS中,GPU周围放置多个HBM,HBM也被认为是瓶颈之一。
相关业者表示HBM也是一大难题,采用EUV层数开始逐步增加,以HBM市占率第一的SK海力士为例,该公司于1α生产时应用单层EUV,今年开始转向1β,并有可能将EUV应用提升3~4倍。
除技术难度提升外,随着HBM历次迭代,HBM中的DRAM数量也同步提升,堆叠于HBM2中的DRAM数量为4~8个,HBM3/3E则增加到8~12个,HBM4中堆叠的DRAM数量将增加到16个。
在双重瓶颈之下,短期之内仍难以克服。而竞争对手也相继提出解方,如英特尔以矩形玻璃基板,取代12吋晶圆中介层,然而准备工作,也需要时间和研发投入,有待业者突破。

点击此处关注获取最新资讯!

f328f6db93164f84bb23c090c28e7db.png88c1a0acd98aa6023fcbfa1f2ebf421.png

1.本文整理自网络,如有侵权,请联系删除。

2.所刊内容仅代表作者观点,非闪德资讯立场。

我的评论

登录后评论

最新评论

渠道报价
查看更多

D4/32G-DDR 4

  • 一年
  • 半年
  • 三个月
  • 一个月

微信订阅

APP下载

存储未来,赢得先机

18126200184

Copyright©2008-2025 闪德资讯 版权所有 粤ICP备18080549号-1

粤公网安备 44030402002744号